본문 바로가기
  • 유해게시물신고
Arria 10 FPGA 및 SoC 설계 사이클을 단축 가능해져
홍보영 기자|papersong@kidd.co.kr
페이스북 트위터 카카오스토리 네이버블로그 프린트 PDF 다운로드

Arria 10 FPGA 및 SoC 설계 사이클을 단축 가능해져

알테라, Quartus II 소프트웨어 Arria 10 에디션 v14.0 출시

기사입력 2014-08-22 19:12:59
페이스북 트위터 카카오스토리 네이버블로그 프린트 PDF 다운로드
Arria 10 FPGA 및 SoC 설계 사이클을 단축 가능해져


[산업일보]
앞으로 최신 소프트웨어 릴리스에 포함된 20nm에 최적화된 IP 코어의 광범위한 포트폴리오를 사용해 Arria 10 FPGA 및 SoC 설계 사이클을 더욱 단축할 수 있게 됐다.

알테라 코포레이션(Nasdaq: ALTR)은 오늘 업계에서 가장 앞선 20nm FPGA 및 SoC 설계 환경인 Quartus® II 소프트웨어 Arria® 10 에디션 v14.0을 발표했다. 알테라의 성능 검증된 Quartus II 소프트웨어는 업계에서 가장 빠른 컴파일 시간을 제공하고 20nm FPGA 및 SoC 설계를 위한 최고 성능을 구현한다.

알테라의 20nm 설계 툴은 업계 최첨단 알고리즘을 탑재하고 가장 뛰어난 결과를 제공한다. Quartus II 소프트웨어Arria 10 에디션 v14.0은 가장 가까운 경쟁 제품의 20nm 설계 소프트웨어보다 평균 2배 빠른 컴파일 시간을 제공한다. 이러한 생산성 이점은 고객이 설계 반복을 줄이고 신속하게 20nm 설계에서 타이밍 클로저를 달성할 수 있게 한다. 소프트웨어는 또한 최고 성능 20nm 설계를 달성할 수 있게 하므로 경쟁 FPGA에 비해 속도 이상의 성능 이점을 제공한다.

이번 최신 소프트웨어 릴리스에는 완전한 세트의 20nm에 최적화된 IP 코어가 포함돼 있어 설계 사이클을 더욱 단축시킬 수 있다. IP 포트폴리오에는 표준 프로토콜과 메모리 인터페이스, DSP 및 SoC IP 코어가 포함돼 있다. 알테라는 또한 100G 이더넷, 300G Interlaken, Interlaken Look-Aside 및 PCI Express Gen3 IP를 포함해 Arria 10 FPGA 및 SoC를 위한 주요동급최고 IP 코어를 최적화했다. 이들 동급 최고 IP 코어는 알테라의 Arria 10 FPGA 및 SoC 내에 구현할 경우 FPGA 업계 최고 성능을 제공한다.
제품등록 무료 제품 거래 비용 없음!
산업1부 홍보영 기자입니다. 국내외 무역과 로봇, IoT, 기계·금형산업에 대한 참 소리를 전합니다.^^


0 / 1000
주제와 무관한 악의적인 댓글은 삭제될 수 있습니다.
0 / 1000






산업전시회 일정




다아라 기계장터 제품등록 무료